2021年8月28日 星期六

微帶線的電磁波波長與電長度

我曾寫過一篇電長度(Electrical length)與物理長度的意義,裡面提到電磁波於真空與波導中的波長是不同的,不可直接用光速/頻率來計算波長與電長度。

由於每種波導的波長計算方式都不太一樣,加上現在模擬軟體都很方便,所以我只說明最常見的微帶線(Microstrip)波長與電長度計算方式,根據參考資料[1],光速與電磁波在微帶線裡的相速度關係如下



 

 

 

 

其中c是光速,vp是相速度,εeff則是有效介電常數,因為微帶線位於空氣與介電質(基板)之間,所以轉換為相當於被包裹在一個介電常數為εeff的材料中,以利計算。εeff的近似公式可由資料[1]得知

 

 

 

 

h是板厚,w是微帶線寬度,εr是電路板介電質的介電常數,最常見的FR4大約為4.3

將光速與相速度除以頻率,可得參考資料[2][3][4]所寫的波導波長與真空電磁波之波長的關係式





 

 

λg是電磁波在微帶線的波長,λ0是真空中的波長

最後設L為物理長度,E為電長度,f為頻率,整理以上算式可得出微帶線物理長度與電長度的關係式


 

 

 

*******************************************

example:

設頻率1 GHz,板厚1.6 mm,線寬0.5 mm,光速299792458 m/s,εr = 4.3,求微帶線1λg的物理長度。

光速除以頻率可得λ0 = 0.2998 m

利用上述公式可算出εeff = 2.9129,由此可算出λg = 175.7 mm

我利用ADS的LineCalc模擬結果為174.749 mm,由此可知這個公式可以算是很準確



 

 

 

 

 

 




*******************************************

參考資料

[1] David M. Pozar. 《微波工程》. ISBN 9789863780809

[2]陳彥甫 . 使用二個U型耦合步階式阻抗平行三線式多頻帶通濾波器之設計

[3]何政穎 . 寬頻抑制與高選擇性帶通濾波器之研究

[4]邱宗文 . 包含饋入網路之平面天線新型設計


2021年8月15日 星期日

理想電容與實際電容的差異

 一個理想電容的電抗(X) = 1/ωC,因此理論上頻率與電容值愈高,電抗愈小。

但實際電容其實等效於三個理想RLC串聯電路,因為電容本身損耗會造成一些類似電阻與電感的影響,因此測量時可能會發現同一顆電容愈高頻的訊號損耗愈大,這與理想電容的理論是不符合的。

 設計電路時最好先試做一個50 Ohm線與電容footprint組合而成的雙端電路,藉此實測電容阻抗與損耗。


關於實際電容的影響,MLCC大廠MURATA有一篇很詳細的文章可以參考

电容器阻抗/ESR频率特性是指什么?

 

 

2021年8月14日 星期六

差分阻抗(differential impedance)近似公式

 





 

這是微帶線的差分阻抗的近似公式。

要更準確的得到差分阻抗,最好是用軟體模擬,或是直接試做一片電路來測量

以下兩個線上計算器可用此公式算差分阻抗,請注意單位不同

 1.Differential Microstrip Impedance Calculator

 2.Differential Microstrip Impedance Calculator

 

另外,某些模擬軟體(例如LineCalc)雖然沒有直接計算差分阻抗的功能,但通常能計算耦合線的奇模組抗Zo,差分阻抗為奇模組抗的兩倍,Zdiff = Zo * 2

 

 

參考資料

差模傳輸對在高速印刷電路中電磁輻射之量測與分析

PCB Impedance Control:Formulas and Resources-UltraCAD Design, Inc

Analysis of differential termination technique in cascading of high speed LVDS signals on a PCB

Signal Integrity Optimization of MLVDS based  Multi-master Instrument Bus

2021年7月17日 星期六

誤差傳播(error propagation)在電路學中的應用

 通常電子零件都有所謂的公差(誤差值),本文要介紹這些誤差值的運算方法

 *************************************************

首先探討加的運算

設兩電阻值分別為20 Ω與30 Ω,串聯後的電阻值50 Ω

兩電阻的誤差分別是±3 Ω±4 ΩΔf則是串聯後總電阻的誤差

則公式如下(此公式也可用於兩誤差值相減)


 

 

Δx與Δy代表誤差值,分別帶入3與4,即可算出相加後的串聯電阻誤差值Δf = ±5 Ω

不會直接用Δx + Δy的原因是因為經多次測量的結果下出現最大誤差的機率很小,因此平方相加開根號的結果才是比較準的,對更仔細的理論有興趣的話可閱讀下方附上的參考文獻。

*************************************************

探討乘的運算

設有一設備電壓100V±5V電流50A±15A,其功率P=IV=5000 W

誤差相乘公式如下



 

 

其中Δx與Δy代表電壓與電流的誤差值,分別帶入5與15,f是相乘後的功率5000。

由此可知(Δx/x)與(Δy/y)分別是電壓與電流的比例誤差,分別為5%與30%。

 (Δf/f)即為相乘後的功率比例誤差0.3041 = 30.41%

由此可知相乘後的功率誤差值Δf±1520.5W

*************************************************

參考文獻

實驗數據的處理與分析

基礎測量與誤差傳遞分析 

Propagationof Uncertainty



2021年5月16日 星期日

中心抽頭(Center tap)










 

 

 

在某些變壓器中會看到這種於線圈中段延伸出一條線路的構造,這種稱為中心抽頭(Center tap)

抽頭的用途有不少種。在PoE Connector中,抽頭通常會連接‘Bob Smith’ termination,除此之外DC電流也會透過抽頭引到所需的零件上。

2021年5月15日 星期六

PoE(Power over Ethernet)的Mode A與Mode B

PoE(Power over Ethernet)根據DC所使用的線路分為Mode A與Mode B,以及最新版PoE++







 

 

 

圖片來源:https://commons.wikimedia.org/wiki/File:Rj45plug-8p8c.png?uselang=zh-tw

如上圖所示,一般網路線共有八個接腳,通常傳送訊號的分別為12與36兩對。

若DC與訊號皆使用12與36兩對,這就是Mode A,通常用36當GND。

若DC使用45與78兩對,這就屬於Mode B,通常用78當GND。

最新的標準PoE++則是同時用45與12當DC正極,78與36當GND,並利用電感阻擋訊號流出12與36這兩對。

 

參考資料

What is the PoE power pins assignment mode A & B? 

Power over Ethernet (PoE) – Demystifying Mode A and Mode B 

Jumpstarting IEEE 802.3bt’s PoE++


不錯的PCB CAD Library

 Ultra Librarian是一個方便的網站,提供了多種PCB軟體的Library,當然也包含了最知名的Altium Designer與OrCAD

 

SnapEDA 也是一個不錯的Library